DE0-Nano Development and Education Board

$ 2.000

El DE0-Nano tiene una colección de interfaces que incluyen dos encabezados GPIO externos para ampliar los diseños más allá de la placa DE0-Nano, dispositivos de memoria integrados que incluyen SDRAM y EEPROM para un mayor almacenamiento de datos y almacenamiento en búfer de cuadros, así como un periférico de usuario general con LED y Apretar botones.

  • 153 pines máximos de E/S de FPGA
  • 4 PLL de uso general
  • 66 multiplicadores integrados de 18 x 18
  • Circuito USB-Blaster incorporado para programación
  • Dispositivo de configuración serie Altera – EPCS16
  • Dos encabezados de 40 pines (GPIO) proporcionan 72 pines de E/S
  • Dos pines de alimentación de 5 V, dos pines de alimentación de 3,3 V y cuatro pines de tierra
  • Un cabezal de 26 pines proporciona 16 pines de E/S digitales y 8 pines de entrada analógica para conectar sensores analógicos, etc.
  • 8 LED verdes
  • 2 pulsadores antirrebote
  • 4 interruptores DIP
  • ADI ADXL345, acelerómetro de 3 ejes con alta resolución (13 bits)
  • NS ADC128S022, 8 canales, convertidor A/D de 12 bits
  • Oscilador de reloj integrado de 50 MHz
  • Puerto USB tipo mini-AB (5V)
  • Dos pines DC 5V de los encabezados GPIO (5V)
  • Cabezal de alimentación externa de 2 pines (3.6V – 5.7V)
Carrito de compra